2、方案選擇:根據(jù)掌握的知識和資料,針對設(shè)計提出的任務(wù)、要求和條件,設(shè)計合理、可靠、經(jīng)濟、可行的設(shè)計框架,對其優(yōu)缺點進行分析,做到心中有數(shù)。
3、根據(jù)設(shè)計框架進行電路單元設(shè)計、參數(shù)計算和器件選擇:具體設(shè)計時可以模仿成熟的電路進行改進和創(chuàng)新,注意信號之間的關(guān)系和限制;接著根據(jù)電路工作原理和分析方法,進行參數(shù)的估計與計算;器件選擇時,元器件的工作、電壓、頻率和功耗等參數(shù)應(yīng)滿足電路指標要求,元器件的極限參數(shù)必須留有足夠的裕量,一般應(yīng)大于額定值的1.5倍,電阻和電容的參數(shù)應(yīng)選擇計算值附近的標稱值。
4、電路原理圖的繪制:電路原理圖是組裝、焊接、調(diào)試和檢修的依據(jù),繪制電路圖時布局必須合理、排列均勻、清晰、便于看圖、有利于讀圖;信號的流向一般從輸入端或信號源畫起,由左至右或由上至下按信號的流向依次畫出務(wù)單元電路,反饋通路的信號流向則與此相反;圖形符號和標準,并加適當?shù)臉俗ⅲ贿B線應(yīng)為直線,并且交叉和折彎應(yīng)最少,互相連通的交叉處用圓點表示,地線用接地符號表示。
二、電子電路的組裝電路組裝通常采用通用印刷電路板焊接和實驗箱上插接兩種方式,不管哪種方式,都要注意:1.集成電路:認清方向,找準第一腳,不要倒插,所有IC的插入方向一般應(yīng)保持一致,管腳不能彎曲折斷;
2.元器件的裝插:去除元件管腳上的氧化層,根據(jù)電路圖確定器件的位置,并按信號的流向依次將元器件順序連接;
3.導線的選用與連接:導線直徑應(yīng)與過孔(或插孔)相當,過大過細均不好;為檢查電路方便,要根據(jù)不同用途,選擇不同顏色的導線,一般習慣是正電源用紅線,負電源用藍線,地線用黑線,信號線用其它顏色的線;連接用的導線要求緊貼板上,焊接或接觸良好,連接線不允許跨越IC或其他器件,盡量做到橫平豎直,便于查線和更換器件,但高頻電路部分的連線應(yīng)盡量短;電路之間要有公共地。
4.在電路的輸入、輸出端和其測試端應(yīng)預(yù)留測試空間和接線柱,以方便測量調(diào)試;5.布局合理和組裝正確的電路,不僅電路整齊美觀,而且能提高電路工作的可靠性,便于檢查和排隊故障。
三、 電子電路調(diào)試實驗和調(diào)試常用的儀器有:萬用表、穩(wěn)壓電源、示波器、信號發(fā)生器等。調(diào)試的主要步驟。1.調(diào)試前不加電源的檢查:對照電路圖和實際線路檢查連線是否正確,包括錯接、少接、多接等;用萬用表電阻檔檢查焊接和接插是否好;元器件引腳之間有無短路,連接處有無接觸不良,二極管、三極管、集成電路和電解電容的極性是否正確;電源供電包括極性、信號源連線是否正確;電源端對地是否存在短路(用萬用表測量電阻)。若電路經(jīng)過上述檢查,確認無誤后,可轉(zhuǎn)入靜態(tài)檢測與調(diào)試。
2.靜態(tài)檢測與調(diào)試:斷開信號源,把經(jīng)過準確測量的電源接入電路,用萬用表電壓檔監(jiān)測電源電壓,觀察有無異?,F(xiàn)象:如冒煙、異常氣味、手摸元器件發(fā)燙,電源短路等,如發(fā)現(xiàn)異常情況,立即切斷電源,排除故障;如無異常情況,分別測量各關(guān)鍵點直流電壓,如靜態(tài)工作點、數(shù)字電路各輸入端和輸出端的高、低電平值及邏輯關(guān)系、放大電路輸入、輸出端直流電壓等是否在正常工作狀態(tài)下,如不符,則調(diào)整電路元器件參數(shù)、更換元器件等,使電路最終工作在合適的工作狀態(tài);對于放大電路還要用示波器觀察是否有自激發(fā)生。
3.動態(tài)檢測與調(diào)試動態(tài)調(diào)試是在靜態(tài)調(diào)試的基礎(chǔ)上進行的,調(diào)試的方法地在電路的輸入端加上所需的信號源,并循著信號的注射逐級檢測各有關(guān)點的波形、參數(shù)和性能指標是否滿足設(shè)計要求,如必要,要對電路參數(shù)作進一步調(diào)整。發(fā)現(xiàn)問題,要設(shè)法找出原因,排除故障,繼續(xù)進行。(詳見檢查故障的一般方法)

4.調(diào)試注意事項(1)正確使用測量儀器的接地端,儀器的接地端與電路的接地端要可靠連接;(2)在信號較弱的輸入端,盡可能使用屏蔽線連線,屏蔽線的外屏蔽層要接到公共地線上,在頻率較高時要設(shè)法隔離連接線分布電容的影響,例如用示波器測量時應(yīng)該使用示波器探頭連接,以減少分布電容的影響。(3)測量電壓所用儀器的輸入阻抗必須遠大于被測處的等效阻抗。(4)測量儀器的帶寬必須大于被測量電路的帶寬。(5)正確選擇測量點和測量(6)認真觀察記錄實驗過程,包括條件、現(xiàn)象、數(shù)據(jù)、波形、相位等。(7)出現(xiàn)故障時要認真查找原因。
四、 電子電路故障檢查的一般方法對于新設(shè)計組裝的電路來說,常見的故障原因有:(1)實驗電路與設(shè)計的原理圖不符;元件使用不當或損壞;(2)設(shè)計的電路本身就存在某些嚴重缺點,不能滿足技術(shù)要求,連線發(fā)生短路和開路;(3)焊點虛焊,接插件接觸不良,可變電阻器等接觸不良;(4)電源電壓不合要求,性能差;(5)儀器作用不當;(6)接地處理不當;(7)相互干擾引起的故障等。檢查故障的一般方法有:直接觀察法、靜態(tài)檢查法、信號尋跡法、對比法、部件替換法旁路法、短路法、斷路法、暴露法等,下面主要介紹以下幾種:1.直接觀察法和信號檢查法:與前面介紹的調(diào)試前的直觀檢查和靜態(tài)檢查相似,只是更有目標針對性。2.信號尋跡法:在輸入端直接輸入一定幅值、頻率的信號,用示波器由前級到后級逐級觀察波形及幅值,如哪一級異常,則故障就在該級;對于各種復雜的電路,也可將各單元電路前后級斷開,分別在各單元輸入端加入適當信號,檢查輸出端的輸出是否滿足設(shè)計要求。3.對比法:將存在問題的電路參數(shù)與工作狀態(tài)和相同的正常電路中的參數(shù)(或理論分析和仿真分析的電流、電壓、波形等參數(shù))進行比對,判斷故障點,找出原因。4.部件替換法:用同型號的好器件替換可能存在故障的部件。5.加速暴露法:有時故障不明顯,或時有時無,或要較長時間才能出現(xiàn),可采用加速暴露法,如敲擊元件或電路板檢查接觸不良、虛焊等,用加熱的方法檢查熱穩(wěn)定性差等等。
五、 電子電路設(shè)計性實驗報告設(shè)計性實驗報告主要包括以下幾點:1.課題名稱2.內(nèi)容摘要3.設(shè)計內(nèi)容及要求4.比較和選擇的設(shè)計方案5.單元電路設(shè)計、參數(shù)計算和器件選擇6.畫出完整的電路圖。并說明電路的工作原理7.組裝調(diào)試的內(nèi)容,如使用的主要儀器和儀表、調(diào)試電路的方法和技巧、測試的數(shù)據(jù)和波形并與計算結(jié)果進行比較分析、調(diào)試中出現(xiàn)的故障、原因及排除方法8.總結(jié)設(shè)計電路的特點和方案的優(yōu)缺點,指出課題的核心及實用價值,提出改進意見和展望9.列出元器件清單10.列出參考文獻11.收獲、體會實際撰寫時可根據(jù)具有情況作適當調(diào)整。
六、電子電路干擾的抑制
1.干擾源:電子電路工作時,往往在有用信號之外還存在一些令人頭痛的干擾源,有的產(chǎn)生于電子電路內(nèi)部,有的產(chǎn)生于外部。外部的干擾主要有:高頻電器產(chǎn)生的高頻干擾、電源產(chǎn)生的工頻干擾、無線電波的干擾;內(nèi)部的干擾主要有:交流聲、不同信號之間的互相感應(yīng)、調(diào)制,寄生振蕩、熱噪聲、因阻抗不匹配產(chǎn)生的波形畸變或振蕩。
2.降低內(nèi)部干擾的措施(1) 元器件布局:元件在印刷線路板上排列的位置要充分考慮抗電磁干擾問題,原則之一是各部件之間的引線要盡量短。在布局上,要把模擬信號部分,高速數(shù)字電路部分,噪聲源部分(如繼電器,大電流開關(guān)等)這三部分合理地分開,使相互間的信號耦合為最小。(2) 電源線設(shè)計:根據(jù)印制線路板電流的大小,盡量加租電源線寬度,減少環(huán)路電阻。同時、使電源線、地線的走向和數(shù)據(jù)傳遞的方向一致,這樣有助于增強抗噪聲能力。(3)地線設(shè)計:在電子設(shè)備中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結(jié)合起來使用,可解決大部分干擾問題(詳細方法見下節(jié)接地)。(4)退藕電容配置線路板設(shè)計的常規(guī)做法 之一是在線路板的各個關(guān)鍵部位配置適當?shù)耐伺弘娙?。退藕電容的一般配置原則是:電源輸入端跨接10~100uf的電解電容器。如有可能,接100uF以上的更好。 原則上每個集成電路芯片都應(yīng)布置一個0.01pF的瓷片電容,如遇印制板空隙 不夠,可每4~8個芯片布置一個1 ~10pF的但電容。 對于抗噪能力弱、關(guān)斷時電源變化大的器件,如RAM、ROM存儲器件,應(yīng)在芯片的電源線和地線之間直接接入退藕電容。 電容引線不能太長,尤其是高頻旁路電容不能有引線。 此外,還應(yīng)注意以下兩點:在印制板中有接觸器、繼電器、按鈕等元件時.操作它們時均會產(chǎn)生較大火花放電,必須采用附圖所示的 RC 電路來吸收放電電流。一般 R 取 1 ~ 2K,C取2.2 ~47UF。CMOS的輸入阻抗很高, 且易受感應(yīng),因此在使用時對不用端要接地或接正電源。3.降低外部干擾的措施有:(1) 遠離干擾源或進行屏蔽處理;(2) 運用濾波器降低外界干擾。
七、接地接地分安全接地、工作接地,這里所談的是工作接地,設(shè)計接地點就是要盡可能減少各支路電流之間的相互耦合干擾,主要方法有:單點接地、串聯(lián)接地、平面接地。在電子設(shè)備中,接地是控制干擾的重要方法。如能將接地和屏蔽正確結(jié)合起來使用,可解決大部分干擾問題。電子設(shè)備中地線結(jié)構(gòu)大致有系統(tǒng)地、機殼地(屏蔽地)、數(shù)字地(邏輯地)和模擬地等。在地線設(shè)計中應(yīng)注意以下幾點:1.正確選擇單點接地與多點接地 在低頻電路中,信號的工作頻率小于1MHz,它的布線和器件間的電感影響較小,而接地電路形成的環(huán)流對干擾影響較大,因而應(yīng)采用一點接地。當信號工作頻率大于10MHz時,地線阻抗變得很大,此時應(yīng)盡量降低地線阻抗,應(yīng)采用就近多點接地。高頻電路宜采用多點串聯(lián)接地,地線應(yīng)短而租,高頻元件周圍盡量用柵格狀大面積地箔。當工作頻率在1~10MHz時,如果采用一點接地,其地線長度不應(yīng)超過波長的1/20,否則應(yīng)采用多點接地法。
2.將數(shù)字電路與模擬電路分開 電路板上既有高速邏輯電路,又有線性電路,應(yīng)使它們盡量分開,而兩者的地線不要相混,分別與電源端地線相連。要盡量加大線性電路的接地面積。3.盡量加粗接地線 若接地線很細,接地電位則隨電流的變化而變化,致使電子設(shè)備的定時信號電平不穩(wěn),抗噪聲性能變壞。因此應(yīng)將接地線盡量加粗。4.將接地線構(gòu)成閉環(huán)路設(shè)計只由數(shù)字電路組成的印制電路板的地線系統(tǒng)時,將接地線做成閉環(huán)路可以明顯的提高抗噪聲能力。其原因在于:印制電路板上有很多集成電路元件,尤其遇有耗電多的元件時,因受接地線粗細的限制,會在地結(jié)上產(chǎn)生較大的電位差,引起抗噪聲能力下降,若將接地結(jié)構(gòu)成環(huán)路,則會縮小電位差值,提高電子設(shè)備的抗噪聲能力。1.地線的定義什么是地線?大家在教科書上學的地線定義是:地線是作為電路電位基準點的等電位體。這個定義是不符合實際情況的。實際地線上的電位并不是恒定的。如果用儀表測量一下地線上各點之間的電位,會發(fā)現(xiàn)地線上各點的電位可能相差很大。正是這些電位差才造成了電路工作的異常。電路是一個等電位體的定義僅是人們對地線電位的期望。HENRY給地線了一個更加符合實際的定義,他將地線定義為:信號流回源的低阻抗路徑。這個定義中突出了地線中電流的流動。按照這個定義,很容易理解地線中電位差的產(chǎn)生原因。因為地線的阻抗總不會是零,當一個電流通過有限阻抗時,就會產(chǎn)生電壓降。因此,我們應(yīng)該將地線上的電位想象成象大海中的波浪一樣,此起彼伏。2.地線的阻抗談到地線的阻抗引起的地線上各點之間的電位差能夠造成電路的誤動作,許多人覺得不可思議:我們用歐姆表測量地線的電阻時,地線的電阻往往在毫歐姆級,電流流過這么小的電阻時怎么會產(chǎn)生這么大的電壓降,導致電路工作的異常。要搞清這個問題,首先要區(qū)分開導線的電阻與阻抗兩個不同的概念。電阻指的是在直流狀態(tài)下導線對電流呈現(xiàn)的阻抗,而阻抗指的是交流狀態(tài)下導線對電流的阻抗,這個阻抗主要是由導線的電感引起的。任何導線都有電感,當頻率較高時,導線的阻抗遠大于直流電阻,表1給出的數(shù)據(jù)說明了這個問題。在實際電路中,造成電磁干擾的信號往往是脈沖信號,脈沖信號包含豐富的高頻成分,因此會在地線上產(chǎn)生較大的電壓。對于數(shù)字電路而言,電路的工作頻率是很高的,因此地線阻抗對數(shù)字電路的影響是十分可觀的。
如果將10Hz時的阻抗近似認為是直流電阻,可以看出當頻率達到10MHz 時,對于1米長導線,它的阻抗是直流電阻的1000倍至10萬倍。因此對于射頻電流,當電流流過地線時,電壓降是很大的。從表上還可以看出,增加導線的直徑對于減小直流電阻是十分有效的,但對于減小交流阻抗的作用很有限。但在電磁兼容中,人們最關(guān)心的交流阻抗。為了減小交流阻抗,一個有效的辦法是多根導線并聯(lián)。當兩根導線并聯(lián)時,其總電感L為:L = ( L1 M ) / 2 式中,L1是單根導線的電感,M是兩根導線之間的互感。從式中可以看出,當兩根導線相距較遠時,它們之間的互感很小,總電感相當于單根導線電感的一半。因此我們可以通過多條接地線來減小接地阻抗。但要注意的是,多根導線之間的距離不能過近。
3.地線干擾機理3.1地環(huán)路干擾由于地線阻抗的存在,當電流流過地線時,就會在地線上產(chǎn)生電壓。當電流較大時,這個電壓可以很大。例如附近有大功率用電器啟動時,會在地線在中流過很強的電流。這個電流會在兩個設(shè)備的連接電纜上產(chǎn)生電流。由于電路的不平衡性,每根導線上的電流不同,因此會產(chǎn)生差模電壓,對電路造成影響。由于這種干擾是由電纜與地線構(gòu)成的環(huán)路電流產(chǎn)生的,因此成為地環(huán)路干擾。地環(huán)路中的電流還可以由外界電磁場感應(yīng)出來。3.2公共阻抗干擾當兩個電路共用一段地線時,由于地線的阻抗,一個電路的地電位會受另一個電路工作電流的調(diào)制。這樣一個電路中的信號會耦合進另一個電路,這種耦合稱為公共阻抗耦合。在數(shù)字電路中,由于信號的頻率較高,地線往往呈現(xiàn)較大的阻抗。這時,如果存在不同的電路共用一段地線,就可能出現(xiàn)公共阻抗耦合的問題。圖3的例子說明了一種干擾現(xiàn)象。圖3 是一個有四個門電路組成的簡單電路。假設(shè)門1的輸出電平由高變?yōu)榈?,這時電路中的寄生電容(有時門2的輸入端有濾波電容)會通過門1向地線放電,由于地線的阻抗,放電電流會在地線上產(chǎn)生尖峰電壓,如果這時門3的輸出是低電平,則這個尖峰電壓就會傳到門3的輸出端,門4的輸入端,如果這個尖峰電壓的幅度超過門4的噪聲門限,就會造成門4的誤動作。
4.地線干擾對策4.1地環(huán)路對策從地環(huán)路干擾的機理可知,只要減小地環(huán)路中的電流就能減小地環(huán)路干擾。如果能徹底消除地環(huán)路中的電流,則可以徹底解決地環(huán)路干擾的問題。因此我們提出以下幾種解決地環(huán)路干擾的方案。 A.將一端的設(shè)備浮地如果將一端電路浮地,就切斷了地環(huán)路,因此可以消除地環(huán)路電流。但有兩個問題需要注意,一個是出于安全的考慮,往往不允許電路浮地。這時可以考慮將設(shè)備通過一個電感接地。這樣對于50Hz的交流電流設(shè)備接地阻抗很小,而對于頻率較高的干擾信號,設(shè)備接地阻抗較大,減小了地環(huán)路電流。但這樣做只能減小高頻干擾的地環(huán)路干擾。另一個問題是,盡管設(shè)備浮地,但設(shè)備與地之間還是有寄生電容,這個電容在頻率較高時會提供較低的阻抗,因此并不能有效地減小高頻地環(huán)路電流。 B.使用變壓器實現(xiàn)設(shè)備之間的連接利用磁路將兩個設(shè)備連接起來,可以切斷地環(huán)路電流。但要注意,變壓器初次級之間的寄生電容仍然能夠為頻率較高的地環(huán)路電流提供通路,因此變壓器隔離的方法對高頻地環(huán)路電流的抑制效果較差。提高變壓器高頻隔離效果的一個辦法是在變壓器的初次級之間設(shè)置屏蔽層。但一定要注意隔離變壓器屏蔽層的接地端必須在接受電路一端。否則,不僅不能改善高頻隔離效果,還可能使高頻耦合更加嚴重。因此,變壓器要安裝在信號接收設(shè)備的一側(cè)。經(jīng)過良好屏蔽的變壓器可以在1MHz以下的頻率提供有效的隔離。 C.使用光隔離器另一個切斷地環(huán)路的方法是用光實現(xiàn)信號的傳輸。這可以說是解決地環(huán)路干擾問題的最理想方法。用光連接有兩種方法,一種是光耦器件,另一種是用光纖連接。光耦的寄生電容一般為2pf,能夠在很高的頻率提供良好的隔離。光纖幾乎沒有寄生電容,但安裝、維護、成本等方面都不如光耦器件。 D.使用共模扼流圈在連接電纜上使用共模扼流圈相當于增加了地環(huán)路的阻抗,這樣在一定的地線電壓作用下,地環(huán)路電流會減小。但要注意控制共模扼流圈的寄生電容,否則對高頻干擾的隔離效果很差。共模扼流圈的匝數(shù)越多,則寄生電容越大,高頻隔離的效果越差。
4.2消除公共阻抗耦合消除公共阻抗耦合的途徑有兩個,一個是減小公共地線部分的阻抗,這樣公共地線上的電壓也隨之減小,從而控制公共阻抗耦合。另一個方法是通過適當?shù)慕拥胤绞奖苊馊菀紫嗷ジ蓴_的電路共用地線,一般要避免強電電路和弱電電路共用地線,數(shù)字電路和模擬電路共用地線。如前所述,減小地線阻抗的核心問題是減小地線的電感。這包括使用扁平導體做地線,用多條相距較遠的并聯(lián)導體作接地線。對于印刷線路板,在雙層板上布地線網(wǎng)格能夠有效地減小地線阻抗,在多層板中專門用一層做地線雖然具有很小的阻抗,但這會增加線路板的成本。通過適當接地方式避免公共阻抗的接地方法是并聯(lián)單點接地,如圖4所示。并聯(lián)接地的缺點是接地的導線過多。因此在實際中,沒有必要所有電路都并聯(lián)單點接地,對于相互干擾較少的電路,可以采用串聯(lián)單點接地。例如,可以將電路按照強信號,弱信號,模擬信號,數(shù)字信號等分類,然后在同類電路內(nèi)部用串聯(lián)單點接地,不同類型的電路采用并聯(lián)單點接地。
5.小結(jié)地線造成電磁干擾的主要原因是地線存在阻抗,當電流流過地線時,會在地線上產(chǎn)生電壓,這就是地線噪聲。在這個電壓的驅(qū)動下,會產(chǎn)生地線環(huán)路電流,形成地環(huán)路干擾。當兩個電路共用一段地線時,會形成公共阻抗耦合。解決地環(huán)路干擾的方法有切斷地環(huán)路,增加地環(huán)路的阻抗,使用平衡電路等。解決公共阻抗耦合的方法是減小公共地線部分的阻抗,或采用并聯(lián)單點接地,徹底消除公共阻抗除了正確進行接地設(shè)計、安裝,還要正確進行各種不同信號的接地處理??刂葡到y(tǒng)中,大致有以下幾種地線:(1)數(shù)字地:也叫邏輯地,是各種開關(guān)量(數(shù)字量)信號的零電位。(2)模擬地:是各種模擬量信號的零電位。(3)信號地:通常為傳感器的地。(4)交流地:交流供電電源的地線,這種地通常是產(chǎn)生噪聲的地。(5)直流地:直流供電電源的地。(6)屏蔽地:也叫機殼地,為防止靜電感應(yīng)和磁場感應(yīng)而設(shè)。以上這些地線處理是系統(tǒng)設(shè)計、安裝、調(diào)試中的一個重要問題。下面就接地問題提出一些看法:(1)控制系統(tǒng)宜采用一點接地。一般情況下,高頻電路應(yīng)就近多點接地,低頻電路應(yīng)一點接地。在低頻電路中,布線和元件間的電感并不是什么大問題,然而接地形成的環(huán)路的干擾影響很大,因此,常以一點作為接地點;但一點接地不適用于高頻,因為高頻時,地線上具有電感因而增加了地線阻抗,同時各地線之間又產(chǎn)生電感耦合。一般來說,頻率在1MHz以下,可用一點接地;高于10MHz時,采用多點接地;在1~10MHz之間可用一點接地,也可用多點接地。(2)交流地與信號地不能共用。由于在一段電源地線的兩點間會有數(shù)mV甚至幾V電壓,對低電平信號電路來說,這是一個非常重要的干擾,因此必須加以隔離和防止。(3)浮地與接地的比較。全機浮空即系統(tǒng)各個部分與大地浮置起來,這種方法簡單,但整個系統(tǒng)與大地絕緣電阻不能小于50MΩ。這種方法具有一定的抗干擾能力,但一旦絕緣下降就會帶來干擾。還有一種方法,就是將機殼接地,其余部分浮空。這種方法抗干擾能力強,安全可靠,但實現(xiàn)起來比較復雜。(4)模擬地。模擬地的接法十分重要。為了提高抗共模干擾能力,對于模擬信號可采用屏蔽浮技術(shù)。對于具體模擬量信號的接地處理要嚴格按照操作手冊上的要求設(shè)計。(5)屏蔽地。在控制系統(tǒng)中為了減少信號中電容耦合噪聲、準確檢測和控制,對信號采用屏蔽措施是十分必要的。根據(jù)屏蔽目的不同,屏蔽地的接法也不一樣。電場屏蔽解決分布電容問題,一般接大地;電磁場屏蔽主要避免雷達、電臺等高頻電磁場輻射干擾。利用低阻金屬材料高導流而制成,可接大地。磁場屏蔽用以防磁鐵、電機、變壓器、線圈等磁感應(yīng),其屏蔽方法是用高導磁材料使磁路閉合,一般接大地為好。當信號電路是一點接地時,低頻電纜的屏蔽層也應(yīng)一點接地。如果電纜的屏蔽層地點有一個以上時,將產(chǎn)生噪聲電流,形成噪聲干擾源。當一個電路有一個不接地的信號源與系統(tǒng)中接地的放大器相連時,輸入端的屏蔽應(yīng)接至放大器的公共端;相反,當接地的信號源與系統(tǒng)中不接地的放大器相連時,放大器的輸入端也應(yīng)接到信號源的公共端。對于電氣系統(tǒng)的接地,要按接地的要求和目的分類,不能將不同類接地簡單地、任意地連接在一起,而是要分成若干獨立的接地子系統(tǒng),每個子系統(tǒng)都有其共同的接地點或接地干線,最后才連接在一起,實行總接地。
愛華網(wǎng)


